FPJA 를 배우려면 무엇을 배워야 하며, 취업 전망은 어떻습니까?
-.
FPGA 의 진정한 장점은 빠른 병렬 데이터 처리 능력에 있습니다. 이는 단일 칩 마이크로 컴퓨터와 같습니다.
기계, 암, DSP 는 매우 다릅니다. 그래서 그녀는 고속 데이터 샘플링 및 처리를 할 수 있습니다.
통신 및 비디오 처리 분야에서만 강력한 기능을 수행할 수 있으며 IC 설계에만 사용됩니다.
단지 설계 검증을 위한 플랫폼 (개인적인 관점) 일 뿐입니다.
NIOS 에 관해서는 개인적으로 사용하기가 쉽지 않으며 실제 응용 프로그램에서는 SOPC 를 거의 사용하지 않습니다.
실용성은 MCU 나 ARM 만큼 좋지 않으며, ARM 이나 MCU 보다 훨씬 사용하기 편하지 않습니다. 왜냐하면
ARM 과 MCU 에 대한 많은 어플리케이션과 지원이 있지만 FPGA 는 NIOS 로만 사용됩니다.
플랫폼, 그렇다면 그의 가격은 정말 너무 높다. 적어도 지금까지 NIOS 는 ARM 과 monolithic 을 대체할 수 없다.
기계. NIOS, ARM 및 단일 칩 마이크로 컴퓨터 모두 C 언어 프로그래밍을 기반으로 합니다. NIOS 를 배우는 데 시간을 할애할 계획이라면.
(그것은 단지 공부일 뿐이다) ARM 이나 MCU 를 배우는 데 더 많은 시간을 할애하는 것이 좋습니다. ARM 때문입니다.
아니면 단일 칩 마이크로 컴퓨터가 더 실용적이고 "돈 길" 이 더 있습니다. C 언어와 Verilog 언어의 본질적 차이를 이해할 필요가 있다.
어차피 FPGA 를 배우려면 무엇을 주의해야 합니까?
이 개발판은 FPGA 를 만드는 것이 아니라 FPGA 디자인을 배우고 있다는 느낌을 준다.
단일 칩 마이크로 컴퓨터를 배우는 것은 단지 LED 를 통제하기 위한 것이 아니라, 실제 쓸모가 크지 않다. 기초
개발판은 FPGA 디자인과 MATLAB 을 결합하는 것이 얼마나 재미있는지, FIR 필터를 디자인하는 것을 경험할 수 있게 해준다.
CIC 필터, DDC/DUC, DDS 등. 그리고 이것들은 진짜 일이되어야합니다.
힘, FPGA 가 실제로 강력한 기능을 발휘할 수 있도록 합니다.
FPGA 를 배우려면 회로에 대한 아이디어가 필요하지만 NIOS 를 사용하여 C 언어를 편집할 때는 하드웨어 회로를 전혀 고려하지 않아도 됩니다.
(이것은 C 언어의 특징이다) 따라서 FPGA 를 배울 때 디지털 회로의 핵심 사상인 논리를 벗어나지 않아도 된다.
시리즈 설계는 C 언어 설계가 아니라 FPGA 의 내부 회로 구조를 이해합니다.
논리 설계: verilog HDL 또는 VHDL 을 사용하여 필요한 논리 기능을 설계하는 것입니다.
소프트웨어는 코드를 논리 회로로 합성합니다.
동시 설계: "디지털 회로에서 시계는 회로 전체에서 가장 중요하고 특별한 신호입니다. 시스템 규모
일부 장치는 시계의 점프 가장자리에서 작동하므로 클럭 신호의 지연 차이가 매우 커야합니다.
작다. 그렇지 않으면 타이밍 논리 상태 오류가 발생할 수 있다. 클럭 신호는 일반적으로 가장 무거운 부하의 신호이므로
부하는 합리적으로 분배해야 한다. 이 때문에 FPGA 와 같은 프로그래머블 기기에는 일반적으로 숫자가 있다.
시스템 클록 중심의 불균등 글로벌 클록 네트워크입니다. 이 네트워크의 특징은 다음과 같습니다: 1. 부하 에너지
힘은 특히 강해서 모든 글로벌 클럭 드라이버 라인이 칩 내부의 트리거를 구동할 수 있습니다. 두 번째는 지연 차이다.
매우 작습니다. 셋째, 클럭 신호 파형 왜곡이 적고 작업 신뢰성이 좋습니다.
동기식 설계에서 글로벌 클럭 입력은 일반적으로 장치의 클럭측에 연결되며, 그렇지 않으면 성능에 영향을 줍니다.
영향력. 시스템에 여러 시스템이 필요한 경우 하나의 시계 소스에서 FPGA 시계 핀으로 입력하는 것이 좋습니다.
FPGA 를 사용하여 PLL 을 분할하거나 멀티플라이어를 하면 여러 개의 시계를 얻을 수 있습니다.
타이밍 제약: FPGA 학습의 고급 기능입니다. 고속 회로를 설계할 때 이 기능은
자주 사용하다. Quartus 가 고속으로 안정적인 FPGA 회로를 통합할 수 있도록 고속 인터페이스가 필요합니다.
FPGA 내부 회로에 대한 타이밍 제약을 수행합니다.
기본 타이밍 제약 조건: 1. 커널 주파수 제한.
커널 주파수 제약+타이밍 이상 제약
커널 주파수 제약+타이밍 이상 제약 +I/O 제약 조건
이러한 제약 조건은 일반적으로 통신 시스템 설계자에 의해 사용되며, 물론 더 자세한 제약 방법이 있습니다.
경제학자들은 CD 1 의 타이밍 제약 부분을 참조할 수 있다.
좋은 코딩 스타일 개발: 코딩 스타일을 개발하려면 일정한 코딩 기반이 있어야 합니다. 그렇지 않으면 많이 의존하게 됩니다.
당신은 사람들이 코딩 스타일에 대해 쓴 문장, 또는 제대로 실행할 수 없습니다 읽을 수 없습니다. 특정 FPGA 기초가 있을 때.
기초를 다지고 나서 자신의 코딩 스타일과 다른 사람이 제안한 코딩 스타일을 다시 한 번 검토해 성숙한 스타일을 형성하게 된다. (윌리엄 셰익스피어, 햄릿, 자기관리명언)
의 인코딩 스타일입니다. 다양한 코딩 스타일, 다른 코딩 스타일, 다른 분야, 일부 인코딩이 있습니다.
스타일은 통신 분야에 적용되고, 일부 코딩 스타일은 ASIC 디자인에 적용된다.
FPGA 의 전망을 배우다.
FPGA 의 전망을 배우다
FPGA 는 탄생 이후 조연에서 주인공으로의 전환을 거쳤으며, FPGA 는 주로 복잡한 논리 전기를 대체하는 데 사용된다.
도로, 이제 디지털 신호 프로세서, 임베디드 프로세서, 고속 직렬 연결 기능이 통합 될 때 플랫폼의 개념을 강조합니다.
등 하이엔드 기술이 더 많은 분야에 적용되었다. 더 많은 사람들이 배울 수 있도록 급속한 발전 때문입니다.
FPGA 안의 사람들은 희망을 보았고, 그것의 광활한 전망도 우리가 그것을 선택한 이유 중 하나이다.
(1) 개발 전망이 넓다
시장 조사 회사인 Gartner Dataquest 에 따르면 FPGA 및 기타 프로그래밍 가능한 논리 장치는 20 10 년이라고 합니다.
(PLD) 시장은 2005 년 32 억 달러에서 67 억 달러로 성장할 것이며, 미래에는 성장 추세가 있을 것이다.
FPGA 및 PLD 산업 발전의 가장 큰 기회는 ASIC 및 ASSP 를 대체하는 것입니다.
ASSP 에서 디지털 논리의 시장 규모는 약 350 억 달러이다. 사용자가 P 1
D 프로그래밍, 필요에 따라 특수 기능 구현, ASIC 및 ASSP 에 비해 PLD 는 유연하고 개방적입니다.
개발 비용과 제품 출시 속도가 더 유리하기 때문에 FPGA 는 미래에 매우 유망한 것이 될 것입니다.
업종.
FPGA 구조의 특수성으로 반복 가능한 프로그래밍, 개발 주기가 짧아져 점점 더 중시되고 있다.
라이, 그 특징은 ASIC 에 더 가깝다. ASIC 가 FPGA 보다 가장 큰 장점은 비용이 저렴하지만 FPGA 는
이제 가격이 점점 낮아지고 있습니다. 예를 들어, Actel 의 Nano 시리즈는 FPGA 의 가격 장벽을 깨뜨렸다.
1 달러 이하의 50 여종의 FPGA 를 제공하는 것은 이미 ASIC 와 어느 정도 경쟁할 수 있다.
현재의 추세에 따르면, 미래의 FPGA 는 대부분의 ASIC 시장을 대체할 것입니다.
무어의 법칙: 18 개월에서 24 개월마다 같은 단위 면적에 두 번 적립할 수 있습니다.
트랜지스터 수는 18 ~ 24 개월마다 칩 비용이 절반으로 줄어든다는 것을 의미하지만, 이것은 단지 알몸 결정 (D
Ie) 는 칩 전체의 비용을 반으로 줄인 것은 아닙니다. 왜냐하면 결정원은 전면의 마스크 (Mas) 를 만들기 때문입니다.
K) 비용, 웨이퍼 제조 백엔드의 패키지 (조립 패키지라고도 함) 비용과 인건비는 변경되지 않습니다.
무어의 법칙, 하지만 칩 비용이 상승하는 추세여서 과거에는 중소크기의 핵심을 많이 사용했습니다
이 알약들은 선진 기술로 생산할 수 없으므로, 낡은 기술을 계속 사용하거나 F 를 사용해야 한다.
PGA 칩 생산 ...
미래의 추세는 FPGA 가 2 1 세기의 가장 중요한 하이테크 산업 중 하나가 될 것이라고 알려 줍니다. 특히 중국에서는 더욱 그렇습니다.
중국의 FPGA 시장은' 아직 완전히 개간되지 않은 처녀지' 로 지금의 기회를 잡는 것은
앞으로 우리에게 더 강한 경쟁력을 제공하기 위해 노력하다.
(2) 더 많은 고용 기회
FPGA 시장은 광활하지만, FPGA 기술자는 극도로 부족해서 많은 대학들이 여전히 중시하지 않는다.
FPGA 기술 교육에 힘입어 학생들은 졸업 후 FPGA 와 Verilog 도 아무것도 모른다.
많은 취업 기회를 잃었다. 광저우 주공 단일 칩 개발유한회사는 22 년을 걸었다.
이 도시에서는 강의장 안팎마다 사람들로 가득 찼으며, 모든 학생들은 좋은 직장을 구하기를 열망했습니다.
상황은 이것으로부터 알 수 있지만, 시험에 합격해 FPGA 와 Verilog 를 아는 학생은 거의 없다.
우리는 매년 FPGA 인재 모집에 큰 기대를 걸고 있지만 매번 실망한다.
FPGA 개발 엔지니어를 모집하는 것은 매우 어려울 것이다.
이번 대졸 중 FPGA 에 정통한 학생은 희소자원이지만 기업이라는 것을 알 수 있다
FPGA 개발엔지니어를 양성하는 것은 큰 대가를 치러야 하기 때문에 재학 중인 전기학과 학생들에게는
개인차별화 경쟁력을 창출할 수 있는 좋은 기회라고 하는데, 사실 FPGA 만 익히면 찾을 수 있습니다.
봉급이 더 높은 직업. 우리 회사는 직원을 심사할 때마다 이런' 특수' 에 각별히 신경을 쓴다
특수직원' 은 일반적으로 이들 직원의 임금이 다른 직위보다 500 원 높을 것으로 예상되는데, 이는 FPG 를 배우는 것이다.
A 의 고용 우세, 하지만 많은 사람들이 FPGA 기술을 습득하는 것의 중요성을 충분히 인식하지 못하고 있다.
현재 금융위기의 영향을 받아 학생 취업에 대한 큰 시련이다. 교육부 통계에 따르면 200
2008 년 전국 고교 졸업생 559 만명, 2007 년보다 64 만명, 2009 년 고교 졸업.
학생 규모는 6 1 1 만 명으로 2008 년보다 52 만 명 늘었다. 그래서 많은 대학생들이 취업 문제에 직면해 있다.
질문, 개인이 일정한 우세를 가지고 있지 않다면, 망망한 인파 속에 잠기고 이상을 찾지 못할 것이다.
일하고, FPGA 를 배우면 학생들이 더 많은 기술을 습득하고, 취업 기회를 크게 높일 수 있다.
(3) 더 큰 기술 개발 공간
반도체는 국내에서 줄곧 비교적 약한 업종으로 외국과는 거리가 멀다는 것을 우리는 알고 있다. 대부분의 집적 회로
모두 유럽과 미국 출신으로 국내에서 자주지적재산권을 보유한 IC 기술이 많지 않아 대부분 해외에서 도입해야 한다.
첨단 집적 회로 설계 기술. 그러나 2000 년 이후 중국 본토의 집적 회로 설계 업체는 우후죽순처럼 나타났다.
빠르게 눈에 띄면서 기업 수는 5 년 동안 4 배 이상 증가했고, 2005 년에는 500 여 개에 달했고, 판매 수입이 있었다.
초억 원 디자인 기업 17 곳, 그 중 판매 규모가 초억 원 2 곳. 복원지
전반적으로 중국의 IC 디자인 회사는 네 가지 범주로 나눌 수 있다. 첫 번째 범주는 국유 IC 디자인 회사이며 일반적으로 수행합니다.
정부 연구 개발 연구소 전환 후 설립 된 임무; 두 번째 범주는 시스템 제조업체와 독립적 인 설계 부서입니다.
IC 디자인 회사 세 번째 범주는 주로 바다로 돌아가는 민간 IC 디자인 회사입니다. 마지막 범주는 외국인 투자입니다.
C 디자인 회사.
이는 집적 회로 설계도 미래 발전의 중점 방향이며 국가가 크게 지원하는 산업 중 하나가 될 것임을 보여준다.
첫째, IC 디자이너는 칩 스트림 전에 사용 되는 FPGA 의 기술을 마스터 해야 합니다.
사전 설계 유효성 검사는 FPGA 와 동일한 설계 언어를 사용하며 백엔드 설계에만 사용됩니다.
Ic 디자인의 특정 기술에 이르기까지 IC 디자이너는 FPGA 디자인을 아는 사람이어야 하기 때문에 책임자입니다.
FPGA 기술을 익히는 것은 IC 디자인의 전당으로 통하는 유일한 길이다.