当前位置 - 무료 법률 상담 플랫폼 - 지식재산권 전공 - 리버스 엔지니어링 칩

리버스 엔지니어링 칩

칩 리버스 엔지니어링 (Chip reverse engineering) 은 칩 암호 해독 (IC 암호 해독) 및 단일 칩 암호 해독이라고도 하며, 단일 칩 공격자가 전용 장치나 자체 제작 장치를 사용하여 다양한 전문 기술 수단을 사용하여 단일 칩 마이크로 컴퓨터의 암호화된 레코딩 파일에 대한 핵심 정보를 직접 추출하고 참조할 수 있도록 레코딩 칩을 복사하거나 분해할 수 있습니다. 이런 역방향으로 단일 칩 위에 있는 프로그램을 얻는 방식을 칩 역엔지니어링이라고 한다.

국내에선 칩 리버스 엔지니어링이 사실상 표절이라는 시각도 있다. 반면 리버스 엔지니어링은 외국의 집적 회로 산업과 함께 발전한 것으로, 1984 의 반도체 칩 보호법은 1984 에서 탄생했으며, 리버스 엔지니어링의 합법성을 명확히 하고 침해와 리버스 엔지니어링을 엄격하게 구분했다. 우리나라도 200 1 공포로' 집적 회로 레이아웃 보호 조례' 를 실시했다. 칩 리버스 엔지니어링의 문제에서 인식의 차이가 이렇게 큰 이유는 무엇입니까? 다음으로 드래곤 코어 컴퓨터를 예로 들어 연구 범위와 연구 방법 등을 보면 칩의 리버스 엔지니어링을 볼 수 있다.

칩 리버스 엔지니어링은 실제로 칩 분석이며 샘플 전처리 기술이라는 세 가지 핵심 기술을 포함합니다. 칩 분석 소프트웨어 기술 및 칩 분석 기술 (즉, 회로 분석 기능). 이 세 가지 기술은 서로 보완해 주며, 그 중 하나가 기업 분석 칩의 능력과 수준에 영향을 미칠 수 있습니다.

광둥 () 용인 () 은 칩 분석 과정을 열거했는데, 나는 네가 칩 리버스 엔지니어링이 무엇인지 더 잘 이해하는 데 도움이 된다고 생각한다.

분석 프로세스:

(1) 사진 촬영: 칩을 레이어별로 뜯고, 사진을 맞춰 각 칩의 사진을 얻습니다.

(2) 데이터베이스 구축: 칩 사진에서 단위 부품을 추출하여 단위 라이브러리를 만듭니다.

(3) 표시: 셀 라이브러리를 통해 칩 사진에 셀 장치와 장치 간의 연결 관계를 표시합니다.

(4) 배열: 표시된 셀 부품을 구조가 뚜렷한 회로도로 배열합니다.

(5) 계층: 상향식 분석 시스템의 논리와 메커니즘을 통해 시스템 다이어그램에서 전송 레벨 회로에 이르는 계층적 회로도와 기능 모듈을 설정합니다.

위의 분석 과정에서 알 수 있듯이 칩 분석은 실제로 칩에 대한 해부 과정이며, 이 과정에서 칩에 대한 많은 관련 데이터를 얻을 수 있으며, 첨단 기술을 분석하고 학습하거나 IC 를 복제하는 데 사용할 수 있습니다. Longren Computer Corporation 의 사장인 샤씨가 말했듯이, "리버스 엔지니어링의 부적절한 응용은 지적재산권 침해의 결과를 초래할 수 있다." 기술이 낙후된 제조사들에게는 리버스 엔지니어링을 실시하면 선진 기술을 심도 있게 분석하고 이해하고 규칙적인 것을 찾아내며 디자이너의 선진적인 디자인 사상을 감상할 수 있다. 이러한 기술을 더 소화하고 이를 바탕으로 우리 제품에 혁신을 적용하여 선진 업체와의 기술 격차를 줄일 수 있다면 좋은 일이 될 것입니다. 단순히 IC 를 복사하기 위해 리버스 엔지니어링을 하는 것은 옳지 않다. 맹목적으로 선진 기술 뒤에서 뛰고, 자신의 생각이 없으면 영원히 낙오자가 될 수밖에 없다. 리버스 엔지니어링은 외국에서도 특허 분석을 하고 법적 지원을 제공하는 데 쓰인다.